インサイダーブリーフ
- SEEQCとNVIDIAは、最初のエンドツーエンドの完全なデジタル量子分類インターフェイスを実証し、超低レイテンシ量子エラー補正のために、量子プロセッサとGPU間の直接チップ間通信を可能にします。
- SeeQCのシングルフラックスQuantum(SFQ)テクノロジーを活用すると、インターフェイスはエラー補正の遅延をマイクロ秒に減らし、帯域幅を1000倍少なく使用し、スケーリング量子コンピューティングで重要なボトルネックに対処します。
- このコラボレーションは、量子システムと古典システムを統合することにより、不均一なコンピューティングを進めます。SeeQCのデジタルインターフェイスは、スケーラブルな障害耐性量子コンピューティングをサポートするためにNVIDIAのCUDA-Qプラットフォームと互換性があるように設計されています。
プレスリリース – 世界初の、 seeqc そして nvidia QPUとGPUの間のエンドツーエンドの完全なデジタル量子クラシックインターフェイスプロトコルデモを完了しました。これは、超低レイテンシと帯域幅効率の高い量子エラー補正に使用される量子プロセッサをクラシックGPUに接続するための最初の完全なデジタルチップツーチップインターフェイスを配信するための重要なマイルストーンです。このニュースは、NvidiaのCEO Jensen Huangが主催するファイヤーサイドチャットの一部として発表され、SeeQCの共同設立者兼CEOであるJohn Levyが最初のチャットを含めて発表されました。 Nvidia Quantum Day。
SeeQCのインターフェイスは、シングルフラックスQuantum(SFQ)テクノロジーの超高速クロック速度と帯域幅のボトルネックを排除し、遅延を削減し、NVIDIA GPUSへの最適なデジタルリンクを作成するために、その1つのフラックスQuantum(SFQ)テクノロジーの超高速クロック速度を活用して設計されています。インターフェイスは、マイクロ秒のラウンドトリップレイテンシを使用してエラー補正を完了しましたが、帯域幅を1000倍低く使用します。テラビットからギガビットまでのスケーラブルな量子エラー補正の要件を1秒間に削減し、量子コンピューターをスケーリングするための重要なボトルネックを削除します。 SEEQCのエンドツーエンドの量子エラー補正デモは、デコードのためのNVIDIA加速コンピューティングのパワーを活用し、大規模な量子デバイスの量子および古典的なコンピューティングを統合することの重要性を示しています。
過去のブレークスルーは、QPUをクラウドまたはデータセンター内に接続していますが、エラー修正を可能にしますが、長い遅れがありますが、このような低帯域幅要件で超低レイテンシエラー補正のために設計された直接的なチップ間デジタルインターフェイスを構築した企業はありません。 SeeQCのSFQコントローラーが量子および古典的なコンピューティング関数を単一のデジタルチップに統合するため、これは可能です。これは、量子エラー補正のための制御システムへの一般的なアプローチに代わるものを提供します。これは、極低温ケーブルを介して極低温で冷却されたQubitsから室温電子機器にコントロール信号を送信します。このユニバーサルチップベースのインターフェイスは、任意のGPUと統合されている場合、QUBITSと同じ温度で動作する完全に統合されたフルスタック量子/クラシックプロセッサを形成し、SEEQCのプリズムファームウェアとソフトウェアを介してリアルタイムのデジタル読み取りと制御を提供します。

John Levy、SeeQCの共同設立者兼CEOは次のように述べています。 「量子および古典的なコンピューティングは、しばしば競合する力と見なされてきました。これらのシステムの設計方法は、個別に構築され、非効率的に接続され、お互いの強みに完全に頼ることができません。私たちのテクノロジーとNVIDIAとの最新のブレークスルーはこれを変更します。
Nvidiaの量子コンピューティングのグループプロダクトマネージャーであるSam Stanwyckは、次のように述べています。 「量子ハードウェアとAIのスーパーコンピューティングを緊密に統合することは、有用な大規模な量子コンピューティングを可能にする量子エラー補正にとって重要です。SEEQCとの作業は、これらのテクノロジー間のギャップを埋め、信頼できる量子アプリケーションを現実に近づけるのに役立ちます。」
このデモンストレーションは、SeeQCのデジタルファーストアプローチを検証し、NVIDIAとの継続的なコラボレーションの最初のステップです。この段階では、インターフェイスは、現在の高速データ転送標準であるPCIEを使用して構築されました。これは、カスタムオンGPUプロトコル統合を導入して効率をさらに高め、最終的に100万キットのシステムにスケーリングする将来の世代インターフェイスのリファレンスとして機能します。
不均一なコンピューティングに向けて
全社的なマイルストーンを超えて、このブレークスルーは、不均一なコンピューティングに対する大きなマイルストーンでもあります。ここでは、量子および古典的なシステムがシームレスに連携し、どちらも単独で達成できない新しい可能性を解き放ちます。
設計上、SeeQCのデジタルインターフェイスは互換性があります nvidia cuda-qプラットフォーム、量子および古典的なハードウェアへのシンプルで同時アクセスを可能にするために構築されており、量子プロセッサがGPUとCPUと並んで実際のアプリケーションを開発するために動作できるようにします。長期的には、Nvidiaの加速コンピューティングを統合するSeeQCの作業は、フォールトトレラントで真にスケーラブルな量子コンピューティングへの道を開きます。